FPGA項目實戰(zhàn)系列課程--(系列六)FPGA數(shù)字信號處理設(shè)計 |
課程目標(biāo) |
針對Altera和Xilinx的數(shù)字信號處理解決方案進(jìn)行培訓(xùn)。了解基于FPGA的數(shù)字信號處理系統(tǒng)體系結(jié)構(gòu)及系統(tǒng)開發(fā)流程,掌握基于FPGA的數(shù)字信號處理算法設(shè)計及調(diào)試驗證技術(shù) |
班級規(guī)模及環(huán)境 |
為了保證培訓(xùn)效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限5人,多余人員安排到下一期進(jìn)行。 |
上課時間和上課地點 |
上課地點:【【上海總部】:同濟(jì)大學(xué)(滬西)/星河世紀(jì)廣場(11號線上海西站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學(xué)成教院
【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:凱盟大廈(新華路) 【成都分部】:四威大廈(泰安里營門口路)
近開課時間(周末班/連續(xù)班/晚班):FPGA數(shù)字開班時間:2025年4月21日--即將開課--............ |
學(xué)時和學(xué)費 |
◆課時:共8天,64個學(xué)時
◆外地學(xué)員:代理安排食宿(需提前預(yù)定)
☆合格學(xué)員免費頒發(fā)相關(guān)資格證書,提升您的職業(yè)資質(zhì)
作為早專注于嵌入式培訓(xùn)的專業(yè)機(jī)構(gòu),曙海嵌入式提供的證書得到本行業(yè)的廣泛認(rèn)
可,學(xué)員的能力得到大家的認(rèn)同。
☆合格學(xué)員免費推薦工作
★實驗設(shè)備請點擊這兒查看★ |
新優(yōu)惠 |
◆團(tuán)體報名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學(xué)生憑學(xué)生證,即使一個人也優(yōu)惠500元。 |
質(zhì)量保障 |
1、培訓(xùn)過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓(xùn)班中重聽;
2、培訓(xùn)結(jié)束后免費提供一個月的技術(shù)支持,充分保證培訓(xùn)后出效果;
3、培訓(xùn)合格學(xué)員可享受免費推薦就業(yè)機(jī)會。 |
課程大綱
|
第一階段 |
第一階段首先介紹數(shù)字信號處理的基本概念,其次對數(shù)字信號處理的兩種解決方案進(jìn)行分析和對比,重點講述常用數(shù)字信號處理模塊的FPGA實現(xiàn),通過硬件描述語言對這些模塊的描述和驗證,幫助學(xué)員加深對算法硬件實現(xiàn)的認(rèn)識。通過對Matlab和Simulink使用方法的簡要介紹,幫助學(xué)員掌握重要的數(shù)字信號處理工具的使用方法。后對[Altera]/[Xilinx]的數(shù)字運算IP核進(jìn)行介紹及實踐。 |
1.
數(shù)字信號處理基本概念
1.1 信號的表示與數(shù)字化
1.2 數(shù)的表示
1.3 采樣原理
1.4 傅里葉變換
1.5 濾波器
【AD接口專題:AD與FPGA接口】
2. 數(shù)字信號處理解決方案及設(shè)計流程
2.1 傳統(tǒng)的DSP處理器解決方案
2.2 基于FPGA的解決方案
2.3 基于FPGA+DSP解決方案
【DSP接口專題:TI DSP與FPGA接口】
【高速互聯(lián)專題:FPGA中的SERDES】
【C to HDL專題:ImpulseC解決方案】
3. 常用數(shù)字信號處理模塊的FPGA實現(xiàn)
3.1 加減乘除的FPGA實現(xiàn)
3.2 DDS的FPGA實現(xiàn)
3.3 FFT的FPGA實現(xiàn)
3.4 Cordic的FPGA實現(xiàn)
3.5 濾波器的FPGA實現(xiàn) |
【實驗】
1. Matlab與Simulink工具箱使用實踐
1.1 Matlab基礎(chǔ)
1.2 M文件:腳本與函數(shù)
1.3 Simulink基礎(chǔ)
1.4 Simulink建模
2. [Altera]/[Xilinx]中典型數(shù)字信號處理IP使用實踐
2.1 濾波器IP核:FIR
2.2 變換IP核:FFT
2.3 調(diào)制IP核:DDS
2.4 編碼IP核:CORDIC,8b/10b
2.5 糾錯IP核:Viterbi |
第二階段 |
在第二階段,重點介紹[Altera
DSP Builder]/[Xilinx System Generator]的相關(guān)內(nèi)容,包括設(shè)計流程、常用IP模塊介紹及使用方法,在Simulink中搭建層次化的算法結(jié)構(gòu)。講解利用ModelSim進(jìn)行協(xié)同仿真的方法,利用[SignalTap]
/[ChipScope]進(jìn)行軟硬件協(xié)調(diào)測試手段。 |
1.
[Altera]/[Xilinx]的DSP解決方案及設(shè)計流程
2. [Altera]/[Xilinx]FPGA的DSP資源
3. [DSP Builder]/[System Generator]常用IP核
4. [DSP Builder]/[System Generator]仿真
5. [DSP Builder]/[System Generator]的軟硬件協(xié)調(diào)測試
【通信中的數(shù)字信號處理專題】
【多媒體信號處理專題】 |
【實驗】
1. [DSP Builder]/[System Generator]工具箱使用方法
1.1 構(gòu)建第一個[DSP Builder]/[System
Generator]系統(tǒng)
1.2 層次化設(shè)計及系統(tǒng)構(gòu)建方法
1.3 常用IP模塊及設(shè)計要點
2. 仿真及調(diào)試實踐
2.1 DDS信號源設(shè)計與Modelsim仿真
2.2 [SignalTap]/[ChipScope]調(diào)試實踐
2.3 [DSP Builder 與Quartus II]/[System
Generator與ISE]的接口
【Accel DSP專題】開發(fā)流程、工具鏈、操作實踐
|
|